3.在左边的条件类型/运算符点的下拉框中选择objectkindis,在右边的条件值中选择poly,然后确认,比如我在间距里设置了三个条件,在PlygonConnectStyle里设置了两个条件,都和铜包层有关,6.将这句话添加到规则中,以确定pad是否是Via,能满足你的要求在PCB中,在顶部和底部放置镀铜过孔时,是由于每次放置过孔时设置网络造成的。

在相应的规则下新建一条规则,在规则中设置为“高级(查询)”,并添加具体的条件和限制。比如我在间距里设置了三个条件,在PlygonConnectStyle里设置了两个条件,都和铜包层有关。具体操作我在这里描述不出来。可以试着参考一下地图看看效果,或者搜索一下详细教程。

1,点击菜单栏设计,并点击规则;在下拉菜单中;2.在“PCBRules”对话框中展开“平面”→“多边形连接样式3 ”,然后创建一条新规则。旧规则设置为所有不完整的连接。4.展开平面→多边形连接;样式→点击PCBRules对话框中的PolygonConnect5.从右边的ConnectStyle下拉框中选择DirectConnect。6.将这句话添加到规则中,以确定pad是否是Via。单击确定关闭对话框。7.双击你的铜包层,点击确定,在确认对话框中点击“是”;我就是这么做的。测试没有任何问题。能满足你的要求
在3、PCB中,在放置顶层和底层铺铜的过孔时,每次放置过孔都要设置网络(从No...
PCB中,在顶部和底部放置镀铜过孔时,是由于每次放置过孔时设置网络造成的。解决方法如下:1 .首先打开一个PCB文件,在PCB工程界面点击新建规则:设计-规则-电气-间隙-右键-新建规则-左键,2.设置框出现在上面“wherethefirstobjectmatches”框下“高级”旁边的右键单击“查询构建器”上。3.在左边的条件类型/运算符点的下拉框中选择objectkindis,在右边的条件值中选择poly,然后确认,4.“Ispolygon”出现在设置框的右侧,改为“Inpolygon”,即第二个字母s改为n. 5。此时,您可以更改底部约束中最小间隔的值。